Курсовая работа

Устройство для передачи пакетов данных

Категория:

Курсовая работа

Дисциплина:

Электроника

Город:

Беларусь, Минск

Учебное заведение:

БНТУ, ФИТР

Стоимость работы:

40 руб.

Оценка: 10
Объем страниц: 14
Год сдачи: 2021
Дата публикации: 06.05.2021

* Кроме файла с работой, также есть архив с дополнительными файлами.

Описание дополнительных файлов:

Chertyozh1.dwg - схема устройства для передачи пакетов данных
Spetsifikatsia.docx - спецификация выбора элементов схемы

Фрагменты для ознакомления

СОДЕРЖАНИЕ

ВВЕДЕНИЕ...................................................................................................... 5

1. ОПИСАНИЕ РАБОТЫ ФУНКЦИОНАЛЬНОЙ СХЕМЫ............................ 6

2. ВЫБОР ЭЛЕМЕНТНОЙ БАЗЫ................................................................... 9

3. ОПИСАНИЕ РАБОТЫ ПРИНЦИПИАЛЬНОЙ СХЕМЫ........................... 12

4. РАСЧЕТ БЛОКА ПИТАНИЯ..................................................................... 14

ЗАКЛЮЧЕНИЕ.............................................................................................. 16

СПИСОК ИСПОЛЬЗУЕМЫХ ИСТОЧНИКОВ............................................. 17
 

ВВЕДЕНИЕ

Спутниковая связь — один из видов космической радиосвязи, основанный на использовании искусственных спутников Земли в качестве ретрансляторов. Спутниковая связь осуществляется между земными станциями, которые могут быть как стационарными, так и подвижными.

Спутниковая связь является развитием традиционной радиорелейной связи путём вынесения ретранслятора на очень большую высоту. Так как зона его видимости в этом случае — почти половина Земного шара, то необходимость в цепочке ретрансляторов отпадает — в большинстве случаев достаточно и одного.

Устройство управления передачей пакетных данных относится к области связи, а именно к технике передачи данных, и может быть использовано на линиях радиосвязи, в частности, на линиях спутниковой связи.
 

ОПИСАНИЕ РАБОТЫ ФУНКЦИОНАЛЬНОЙ СХЕМЫ

ОПИСАНИЕ РАБОТЫ ФУНКЦИОНАЛЬНОЙ СХЕМЫ
ОПИСАНИЕ РАБОТЫ ФУНКЦИОНАЛЬНОЙ СХЕМЫ
ОПИСАНИЕ РАБОТЫ ФУНКЦИОНАЛЬНОЙ СХЕМЫ
ОПИСАНИЕ РАБОТЫ ФУНКЦИОНАЛЬНОЙ СХЕМЫ

Система работает следующим образом.

Первый и второй входы первого элемента И (1) являются соответственно первым и вторым входами устройства, а выход соединен с первым входом таймера (8), первым входом генератора тактовых импульсов (7) и с первым входом триггера (2), первый выход которого является вторым выходом устройства; второй вход триггера (2) соединен с выходом первого элемента ИЛИ (3), первый вход которого соединен со вторым входом ОЗУ (5) и выходом второго элемента ИЛИ (6), являясь одновременно четвертым выходом устройства; второй вход первого элемента ИЛИ (3) подключен ко второму входу генератора тактовых импульсов (7), ко второму входу третьего элемента ИЛИ (9) и к выходу второго дешифратора (11), вход которого соединен с выходом ОЗУ (5), являясь одновременно третьим выходом устройства; первый вход ключа (4) является третьим входом устройства и соединен с первым входом ОЗУ (5), второй вход ключа (4) соединен со вторым выходом РИ (14), а выход - с первым входом регистра (10), третий вход которого соединен с выходом третьего элемента ИЛИ (9), второй вход - с выходом четвертого элемента ИЛИ (13), а выход подключен к первому входу первого дешифратора (15), второй вход которого соединен с третьим выходом РИ (14), а выход - с первым входом РПЗУ (19), второй вход которого соединен с четвертым выходом РИ (14), а выход является первым выходом устройства; вход третьего дешифратора (20) является четвертым входом устройства, а первый выход соединен с первым входом второго элемента И (12) и вторым входом пятого элемента ИЛИ (18), второй и третий выходы соединены соответственно с первым и вторым входами шестого элемента ИЛИ (16), выход которого соединен с первым входом второго элемента ИЛИ (6), третьим входом третьего элемента ИЛИ (9) и первым входом пятого элемента ИЛИ (18); четвертый выход третьего дешифратора (20) соединен с первым входом третьего элемента И (17) и вторым инверсным входом второго элемента И (12), выход которого соединен с третьим входом ОЗУ (5); выход таймера (8) соединен с первым входом третьего элемента ИЛИ (9), вторым инверсным входом третьего элемента И (17), вторым входом второго элемента ИЛИ (6) и вторым входом РИ (14); выход третьего элемента И (17) соединен со вторым входом четвертого элемента ИЛИ (13), первый вход которого соединен с первым выходом РИ (14); первый вход РИ (14) соединен с выходом ГТИ (7) и третьим входом второго элемента И (12); выход пятого элемента ИЛИ (18) соединен со вторым входом таймера (8).
 

ВЫБОР ЭЛЕМЕНТНОЙ БАЗЫ

Микросхема КР1554ЛН1 шесть инверторов

Микросхема КР1554ЛН1 шесть инверторов

Микросхема КР1554ЛН1 содержит шесть

Инверторов.

Ucc = 5 В

Микросхема 1554ЛИ1ТБМ четыре логических элемента “2И”

Микросхема 1554ЛИ1ТБМ четыре логических элемента “2И”

Микросхема содержит четыре идентичных логических элемента И со стандартными активными входами, выполняющих Булеву функцию Y1 x Y2 = D. Ucc = 5 В

Микросхема 1554ЛЛ1ТБМ четыре логических элемента “2ИЛИ”

Микросхема 1554ЛЛ1ТБМ четыре логических элемента “2ИЛИ”

Микросхема содержит четыре логических элемента “ИЛИ” с двумя входами. Ucc = 5 В

Микросхема 1554ЛП8ТБМ четыре буферных элемента с тремя состояниями на выходе

Микросхема 1554ЛП8ТБМ четыре буферных элемента с тремя состояниями на выходе

Микросхема — это двухканальный коммутатор цифровых и аналоговых сигналов. Каждый ключ имеет вход и выход сигнала, а также вход разрешения прохождения сигнала. В 1554ЛП8ТБМ — ключ двойной, оппозитный: когда проходной канал разомкнут, вход заземляется, если канал замкнут, то вход его отмыкается   от нуля напряжения. Ucc = 5 В

Микросхема 1554ТР2ТБМ четыре RS - триггера

Микросхема 1554ТР2ТБМ четыре RS - триггера

Микросхема 1554ТР2ТБМ содержит четыре асинхронных RS-триггера. Данный триггер выбран потому, что логика его работы соответствует поставленной задаче. Ucc = 5 В

Микросхема КР1554ИЕ10 счётчик электрических импульсов

Микросхема КР1554ИЕ10 счётчик электрических импульсов

Микросхема представляет собой двоичный  синхронный счётчик с возможностью запрещения счёта. Запускается положительным перепадом тактового импульса и имеет синхронную загрузку. Сброс всех триггеров асинхронный, по общему входу сброса R. Данный счётчик является распространённым, обладает высоким быстродействием и подходит для использования в распределителе импульсов. Ucc = 5B

Микросхема КМ1554ИР23 регистр

Микросхема КМ1554ИР23 регистр

Микросхема представляет собой четырёхразрядный регистр. Данный регистр выбран потому, что был необходим четырёхразрядный регистр памяти с одновременной записью данных на всех входах.

Ucc = 5 В

Микросхема K1554РУ1 ОЗУ

Микросхема K1554РУ1 ОЗУ

Основное отличие оперативной памяти (RAM) от постоянной ( ROM ) состоит в возможности оперативного изменения содержимого всех ячеек памяти с помощью дополнительного управляющего сигнала записи WR. Каждая ячейка оперативной (статической) памяти представляет собой, по сути, регистр из триггерных ячеек, в который может быть записана информация и из которого можно информацию читать. Выбор того или иного регистра (той или иной ячейки памяти) производится с помощью кода адреса памяти. Поэтому при выключении питания вся информация из оперативной памяти пропадает (стирается), а при включении питания информация в оперативной памяти может быть произвольной.  Данная микросхема выбрана потому, что обладает высоким быстродействием и возможностью оперативного изменения всех ячеек памяти. Ucc = 5B

Микросхема 1564АГ1 одновибратор

Микросхема 1564АГ1 одновибратор

Микросхема содержит одновибратор. После запуска формирователь отключается от входов и следующие пусковые импульсы не влияют на схему вплоть до восстановления исходного состояния. Выбран данный одновибратор, так как был необходим формирователь импульсов который выдаёт единственный импульс определённой длительности, последующие импульсы не должны влиять на схему до перезапуска. Ucc = 5B

Микросхема КР1554ИД4ТБМ

Микросхема КР1554ИД4ТБМ

Данный дешифратор выбран, так как был необходим дешифратор с двумя входами и четырьмя выходами. Ucc=5B

Микросхема 74HC287 ППЗУ

Микросхема 74HC287 ППЗУ

Постоянное запоминающее устройство (ППЗУ) — энергонезависимая память, используется для хранения массива неизменяемых данных. Данная микросхема выбрана потому, что была необходимость в ПЗУ с возможностью перезаписи. Ucc = 5B

197